USRP 系列软件定义无线电平台对比

2012-12-18 11:53:57 我要评论(0) 字号:
目前的 USRP 产品线包括 USRP1、USRP2、和 USRP N200 系列软件定义无线电平台。选择购买哪一款有好多因素必须考虑,下面便是一些:

USRP1 SDR

    • 采样的量化精度为 8 bit 情况下射频带宽(RF bandwidth)为 16 MHz
    • 采样的量化精度为 16 bit 情况下射频带宽(RF bandwidth)为 8 MHz
    • USB 2.0 高速连接
    • 低成本解决方案
    • MIMO 可构建性 - USRP 母板上的两路收发使得单个 USRP 可以构建 MIMO
    • FPGA:Altera Cyclone
    • ADCs: 12-位 64 MS/s
    • DACs: 14-位 128 MS/s
    • 采样的量化精度为 8 bit 情况下射频带宽(RF bandwidth)为 16 MHz
    • 采样的量化精度为 16 bit 情况下射频带宽(RF bandwidth)为 8 MHz
    • USB 2.0 高速连接
    • 母板上有一个 收发子板 (1 RX + 1 TX )
    • 板上 FPGA 处理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan 3A-1400 FPGA
    • ADCs: 12-bits 64 MS/s
    • DACs: 14-bits 128 MS/s
    • 能够锁定一个外部 5 或 10 MHz 的参考时钟
    • TCXO 时钟参考 (~2.5ppm)
    • 10 MHz 到 64 MHz 的可变时钟
    • 可以使用免费的 Xilinx® ISE® WebPACK™ 工具修改 FPGA 代码

USRP2 SDR (EOL - End Of Life 停产)

    • 采样的量化精度为 8 bit 情况下射频带宽(RF bandwidth)为 50 MHz
    • 采样的量化精度为 16 bit 情况下射频带宽(RF bandwidth)为 25 MHz
    • 千兆级以太网连接
    • MIMO capable - Requires two or more USRP2 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 处理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3S2000
    • ADCs: 14-位 100 MS/s
    • DACs: 16-位 400 MS/s
    • 能够锁定一个外部 5 或 10 MHz 的参考时钟
    • 仅可以使用付费的 Xilinx® ISE® Design Suite 工具修改 FPGA 代码 (译者注:参阅 USRP2 一般常见问题)

USRP N200 SDR

    • 采样的量化精度为 8 bit 情况下射频带宽(RF bandwidth)为 50 MHz
    • 采样的量化精度为 16 bit 情况下射频带宽(RF bandwidth)为 25 MHz
    • 千兆级以太网连接
    • MIMO capable - Requires two or more USRP N200 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 处理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD1800A
    • ADCs: 14-位 100 MS/s
    • DACs: 16-位 400 MS/s
    • 能够锁定一个外部 5 或 10 MHz 的参考时钟
    • TCXO 时钟参考 (~2.5ppm)
    • 可选的内部 GPS 伺服时钟 - USRP N200 GPSDO
    • 可以使用免费的 Xilinx® ISE® WebPACK™ 工具修改 FPGA 代码

USRP N210 SDR

    • 采样的量化精度为 8 bit 情况下射频带宽(RF bandwidth)为 50 MHz
    • 采样的量化精度为 16 bit 情况下射频带宽(RF bandwidth)为 25 MHz
    • 千兆级以太网连接
    • MIMO capable - Requires two or more USRP N210 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 处理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD3400A
    • ADCs: 14-位 100 MS/s
    • DACs: 16-位 400 MS/s
    • 能够锁定一个外部 5 或 10 MHz 的参考时钟
    • TCXO 时钟参考 (~2.5ppm)
    • 可选的内部 GPS 伺服时钟 - USRP N200 GPSDO
    • 仅可以使用付费的 Xilinx® ISE® Design Suite 工具修改 FPGA 代码

USRP E100 SDR

    • 针对嵌入式应用的设计。运行于 Linux 系统上。
    • 720 MHz OMAP3 (ARM Cortex A8 处理器 & TI C64x+ DSP)
    • 512MB RAM
    • 4GB microSD 插卡
    • 100 M 以太网连接
    • Motherboard has one RTX daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 处理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD1800A
    • ADCs: 12-位 64 MS/s
    • DACs: 14-位 128 MS/s
    • TCXO 时钟参考
    • Flexible clocking from 10 MHz to 64 MHz
    • 针对嵌入式应用的设计。运行于 Linux 系统上。
    • 720 MHz OMAP3 (ARM Cortex A8 处理器 & TI C64x+ DSP)
    • 512MB RAM
    • 4GB microSD 插卡
    • 100 M 以太网连接
    • Motherboard has one RTX daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 处理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD3400A
    • ADCs: 12-位 64 MS/s
    • DACs: 14-位 128 MS/s
    • TCXO 时钟参考
    • Flexible clocking from 10 MHz to 64 MHz 

猜您关注